XCZU48DR-2FFVG1517I és un xip de gate de GATE de GATE (FPGA) de camp de gran rendiment llançat per Xilinx. Aquest xip combina un alt rendiment i versatilitat i s’utilitza àmpliament en diversos camps com la comunicació de xarxa, els centres de dades, la seguretat de la computació en núvol, la visió de la màquina i els endoscopis mèdics. La seva freqüència màxima de rellotge arriba a 533 MHz, basada en l’arquitectura SOC (System on ChIP)
XCZU48DR-2FFVG1517I és un xip de gate de GATE de GATE (FPGA) de camp de gran rendiment llançat per Xilinx. Aquest xip combina un alt rendiment i versatilitat i s’utilitza àmpliament en diversos camps com la comunicació de xarxa, els centres de dades, la seguretat de la computació en núvol, la visió de la màquina i els endoscopis mèdics. La seva freqüència màxima de rellotge arriba a 533MHz, basada en l’arquitectura SOC (System on ChIP), integrant nuclis de processador Cortex A53 i ARM Cortex R5F, aconseguint escalabilitat del processador de 32 bits a 64 bits, millorant el rendiment global del sistema i millorant la capacitat de manejar tasques complexes.
En termes de la interfície de comunicació, XCZU48DR-2FFVG1517I admet les tarifes de dades de 8.0GT/S (GEN3) i 16.0GT/S (GEN4) requerides per PCIe, ampliant el suport per a 150 GB/s interlaken i 100GB/s Ethernet (100G MAC/PC), proporcionant un suport senzill i fiable per a sistemes de xarxa d’alta secció. A més, el xip també disposa de recursos de memòria abundants integrats, incloent 128kB RAM amb ECC, que suporta la memòria DDR4/DDR3/DDR3/DDR3L/LPDDR3 de 32 bits o 64 bits per millorar la seguretat de les dades.
En termes de gestió de la plataforma, el XCZU48DR-2FFVG1517I està equipat amb un processador de gestió de plataformes (PMP) per gestionar tasques com ara la posada en marxa del dispositiu, el poder, el poder, restablir-se, el rellotge i la reducció de potència. Aquestes funcions fan XCZU48DR-2FFVG1517I un xip FPGA adequat per a diverses aplicacions d’alt rendiment