XCZU11EG-2FFVC1760I

XCZU11EG-2FFVC1760I

La sèrie XCZU11EG-2FFVC1760I es basa en l'arquitectura Xilinx ® UltraScale MPSoC. Aquesta sèrie de productes integra el sistema de processament bàsic (PS) de quad core o dual core Arm de 64 bits en un sol dispositiu ® Cortex-A53 i el sistema de processament bàsic (PS) d'Arm Cortex-R5F de doble nucli i l'arquitectura UltraScale de lògica programable Xilinx (PL). A més, també inclou memòria en xip, interfícies de memòria externa de múltiples ports i interfícies de connexió perifèriques riques.

Model:XCZU11EG-2FFVC1760I

Envieu la consulta

Descripció del producte

La sèrie XCZU11EG-2FFVC1760I  es basa en l'arquitectura Xilinx ®  UltraScale MPSoC. Aquesta sèrie de productes integra el sistema de processament bàsic (PS) Arm Cortex-R5F de dos nuclis i l'arquitectura UltraScale de lògica programable Xilinx (PL) d'un únic dispositiu ®  Cortex-A53 i un Arm de dos nuclis de 64 bits. A més, també inclou memòria en xip, interfícies de memòria externa de múltiples ports i interfícies de connexió perifèriques riques.

atribut

Sèrie: Zynq ®  UltraScale+™ MPSoC EG  

Arquitectura: MCU, FPGA

Processador principal: amb CoreSight ™  El quad core ARM ®  Cortex®-A53 MPCore ™, Amb CoreSight ™  ARM ® Cortex™-R5 de doble nucli, ARM Mali™-400 MP2  

Mida del flaix: -

Mida de la memòria RAM: 256 KB

Perifèrics: DMA, WDT

Connectivitat: CANbus, EBI/EMI, Ethernet, I²C, MMC/SD/SDIO, SPI, UART/USART, USB OTG  

Velocitat: 533MHz, 600MHz, 1,3GHz

Atribut principal: Zynq ® UltraScale+FPGA, 653K+unitats lògiques

Temperatura de treball: -40 °C ~ 100 °C (TJ)

Embalatge/closca: 1760-BBGA, FCBGA

Embalatge del dispositiu del proveïdor: 1760-FCBGA (42,5 x 42,5)

Recompte d'E/S: 512


Hot Tags: XCZU11EG-2FFVC1760I

Categoria relacionada

Envieu la consulta

No dubteu a fer la vostra consulta al formulari següent. Et respondrem en 24 hores.
X
We use cookies to offer you a better browsing experience, analyze site traffic and personalize content. By using this site, you agree to our use of cookies. Privacy Policy
Reject Accept